全国服务热线: 18601085302
企业新闻

cpld一致性测试,信号完整性测试

发布时间:2023-12-17        浏览次数:7        返回列表
前言:cpld一致性测试,信号完整性测试
cpld一致性测试,信号完整性测试

一.说明DSP Builder的主要功能

定义:Altera可编程逻辑器件(PLD)中的DSP系统设计需要**算法和HDL开发工具,中文名为DSP系统设计开发工具

功能:①支持系统、算法和硬件设计共享一个公共开发平台,从而缩短了DSP设计周期。②DSP Builder包括比特和周期精度的Simulink模块,涵盖了算法和存储功能等基本操作。③使用DSP Builder模型中的MegaCore功能实现复杂功能的集成。

二.说明DSP Builder的设计流程

基于DSP Builder的设计流程是一个完全自顶向下的设计流程,包括从系统描述到硬件实现都可以在一个完整的设计环境中完成。其具体开发流程如图所示,整个DSP Builder的设计过程可分为以下几个步骤:

①利用Simulink模块及DSP Builder模块在MATLAB/Simulink中对DSP系统进行建模,并对各模块进行相应的参数设置,同时基于Simulink平台仿真验证所搭建DSP系统的功能。②利用DSP Builder工具箱中的Signal Compiler模块,对所建立的模型进行编译,将Simulink模块文件(. mdl)转换成RTL级的VHDL代码描述以及用于综合、仿真、编译的tcl脚本。③在得到VHDL文件后,可以选择自动流程或手工流程进行下一步设计。如果采用自动流程,则几乎可以忽略硬件的具体实现过程,选择让DSP Builder自动调用Quartus IIEDA软件。④针对第二步生成的VHDL,进行硬件上的仿真,利用自动生成的ModelSimtcl脚本和仿真激励文件所做的仿真为功能仿真,而当由Quartus II编译后生成的VHDL仿真激励文件和ModelSim tcl脚本进行的仿真为时序仿真。

D0BB1430-7FF6-49FA-B873-29F085FC493D.pngE047D8E8-197E-458A-92A4-D896607BE9F1.png

推荐产品
信息搜索
 
信息技术新闻
北京淼森波信息技术有限公司
  • 地址:北京市海淀区永泰庄北路1号天地邻枫2号楼A座B101
  • 手机:18601085302
  • 联系人:邓经理
cpld新闻